力積電:多層晶圓堆疊技術獲AMD採用 開發3D AI芯片
財聯社9月4日電,力積電今日宣佈,旗下多層晶圓堆疊技術獲AMD等大廠採用,結合晶圓代工大廠的先進邏輯製程,開發高頻寬、高容量、低功耗的3D AI芯片。
相關資訊
- ▣ 《半導體》力積電3D晶圓堆疊、2.5D中介層 獲國際大廠採用
- ▣ 報道:臺積電探索新AI芯片封裝技術,允許單個晶圓放置更多組芯片
- AMD將用新芯片堆疊技術:延遲大幅減少 性能顯著提升
- 微軟發表兩款客製化晶片 採用臺積電5奈米技術
- ▣ CEVA獲國民技術公司採用 支援低功耗藍牙晶片開發
- ▣ 消息稱臺積電研究新的先進芯片封裝技術:矩形代替圓形晶圓
- 英特爾結合晶片背部供電及直接背部接觸的3D堆疊技術 延續摩爾定律
- 臺積電技術論壇大談AI 統計去年亞太地區使用超過140萬片晶圓
- ▣ 蘋果和英特爾將率先採用臺積電最新的芯片技術
- ▣ 三星電子首次公開獲得2納米AI芯片代工大單,攜手Preferred Networks採用先進GAA技術
- ▣ 《半導體》力積電推3D AI晶圓代工 估明年H2起放量
- ▣ 芯片堆疊技術又來了,這次是美國芯片,可大幅提升性能
- ▣ 消息稱AMD有意跨足手機芯片領域 採用臺積電3nm工藝
- ▣ AMD被曝將推出手機芯片 採用臺積電3納米工藝打造
- 中芯7奈米晶片 疑抄臺積技術
- 應材推2奈米以下晶片佈線技術 臺積電、三星都採用
- ▣ 《電腦設備》神雲旗下TYAN推高性能伺服器 採用AMD 3D V-Cache技術
- 蘋果或選擇與博通合作,開發採用臺積電N3P工藝製造的AI芯片
- ▣ 《半導體》借重臺積電、力積電 愛普實現真3D堆疊異質整合
- ▣ AI對算力要求越來越高 臺積電據稱研發新的先進芯片封裝技術
- ▣ AMD發佈新一代AI PC芯片
- ▣ AMD持續推動AI技術發展與應用
- 臺積電系統級晶圓 技術再突破
- AMD發表新款AI晶片 ! 蘇姿豐:不考慮臺積電以外先進製程
- Synopsys和臺積電最新萬億晶體管多芯片封裝技術正逐步接近目標
- ▣ 英特爾押注全新堆疊叉片式晶體管技術,目標2nm
- ▣ 《科技》Ambiq採用臺積電單晶片,創最佳功耗表現
- ▣ 《產業》AMD推最新AMD ROCm 6.2開源堆疊軟體 助功HPC及AI效能
- ▣ 《國際產業》臺積電合作20家日企 開發晶片製造技術